时 钟 发 生 器
       AC1571 是用于 5G 基站应用的基于 PLL 的时钟发生器,该芯片采用全数字锁相环技术,以实现最佳的高频低相噪性能,并具有低功耗和高 PSRR 能力。AC1571 使用 ADPLL 技术,可实现<0.3ps RMS 的相位抖动性能。
       AC1571 输出差分 100MHz,125MHz,156.25MHz 和单端 33.33MHz CPU 时钟,同时六个 LVCMOS 输出还用作 25MHz 晶振参考的驱动扇出。
AC1571
主 要 特 性
· 七路单端LVCMOS输出,输出阻抗为30欧姆;
· 三对LVPECL输出 -- 一路差分LVPECL输出对(QA,nQA)的输出频率为156.25 MHz -- 两路可选的差分LVPECL输出对(QB,nQB和QC,nQC)的输出频率为100 MHz和125 MHz; · 1路单端LVCMOS(QD0)33.33MHz CPU时钟; · 可选外部晶振或单端输入源; · 晶体振荡器接口设计用于25MHz并联谐振晶体; · VCO频率:2.5GHz; · 125MHz下的RMS相位抖动,使用25MHz晶体(12kHz–20MHz):0.27ps(典型); · 电源噪声抑制PSNR:-70dB; · 3.3 v电源电压; · -40°C至85°C环境工作温度; · 无铅(RoHS 6)封装;
订 货 指 南
第一行主标题
第三行标题
AC1571订货指南.xlsx
10.48KB下载
产品咨询:sales@zjsaisi.com
技术支持:support@zjsaisai.com
展会邀请:jianaocao@zjsaisi.com
咨询热线:
0573-82586505
官 方 微 信 公 众 号
浙ICP备13009760号-1      ©2020 浙江赛思电子科技有限公司 版权所有