时 钟 发 生 器
       AC1968 是一款高性能、可编程的 PLL 时钟发生器,主要应用在高性能消费类、网络、工业计算及通讯设备上。以外部参考时钟或晶体作为参考源,AC1968 可以产生任意频率;内部有 4 组 OTP,通过外部两个 Pin 脚可以选择 4组默认配置,不同的配置下,AC1968 可以工作于全功能模式、半功能模式及半掉电模式。
AC1968
典 型 应 用 场 景
· 以太网交换机、路由器
· PCI Express 1.0/2.0/3.0/4.0/5.0 spread spectrum on · PCI Express 1.0/2.0/3.0/4.0/5.0 spread spectrum off · 视频/音频广播、多功能打印器 · 处理器和FPGA时钟 · 任意频率转换 · 有线及无线电信设备 · 个人电脑、数据中心及服务器
主 要 特 性
· 输入频率范围: - LVCMOS参考时钟输入(XIN/REF)- 1MHz至200MHz; - 晶体频率范围: 8MHz至40MHz; · 输出频率范围: - LVCMOS时钟输出–1MHz至200MHz; - LP-HCSL时钟输出–1MHz至200MHz; - 其他差分时钟输出–1MHz至350MHz; · 可编程PLL环路带宽; · Power Down模式; · 混合电压运行: - 1.8V core; - 1.8V VDDO,用于8个LP-HCSL输出; - 其他输出为1.8V至3.3V VDDO; · 48-VFQFPN; · -40°至+85°C工业温度运行;
· 整数分频模式下:RMS Jitter(12KHz~20MHz)<0.20 ps;
· 小数分频模式下:RMS Jitter(12KHz~20MHz)<0.50 ps; -  满足PCIe Gen1/2/3/4/5 兼容要求 -  满足USB 3.0 兼容要求 -  满足1GbE /10GbE兼容要求 · 产生四个独立的输出时钟域、共有11个差分输出及一个参考时钟输出; · OUT1, 2, 4支持多电平模式,支持多种差分输出I/O标准; -  差分(LVPECL, LVDS, or HCSL) 1kHz to 350MHz -  两个单端 (in-phase or 180 degrees out of phase)1kHz to 200MHz · 四个小数输出分频器(FOD); · 每一路输出都具有独立的扩频能力(SSC); · I2C串行编程接口;支持4段OTP;
订 货 指 南
第一行主标题
第三行标题
AC1968订货指南.xlsx
10.48KB下载
产品咨询:sales@zjsaisi.com
技术支持:support@zjsaisai.com
展会邀请:jianaocao@zjsaisi.com
咨询热线:
0573-82586505
官 方 微 信 公 众 号
浙ICP备13009760号-1      ©2020 浙江赛思电子科技有限公司 版权所有