· 输出全交叉(MUX)功能:12 路输出均能使用 4 路 PLL 中的任意一路进行输出; · 每路输出可配置为一对差分输出信号或者两个单端输出信号(同相或者反相);
· 差分输出频率范围:1PPS~800MHz,其中两路支持最高 1.4GHz 输出;
· 单端输出频率范围:1PPS~250MHz; · 支持输出调相,调相精度<50ps,覆盖±0.5 个输入周期,该调相作用于单路输出或者同时多路输出;
· 任意输出 skew<200ps,单路 PLL 多路输出 skew<100ps;
· 支持通过外部 SYNC 信号进行同步输出,任意一路输入均可用作为和输入参考时钟配frame/sync 脉冲,该应用参考频率支持 1PPS,5PPS,10PPS,50Hz,100Hz,1kHz,2kHz,4kHz 8kHz;
· 独立的输出电源管脚,支持 1.8V/3.3V 输入;
· 输入时钟· 积分抖动<150fs RMS (积分范围 10kHz~20MHz);
· 输出电平类型支持单端 LVCMOS,差分 LVDS/LVPECL/CML/HCSL,其中 LVPCEL/HCSL 支持摆幅可配; | · 4 路独立的 PLL · PLL 使用经典的三环架构,APLL 决定时钟低抖动,DPLL 滤除时钟偏移,PT-DPLL 决定时钟长期精准度; · 带宽设置范围:APLL 带宽为 100kHz~2MHz,DPLL 带宽为 0.1Hz~4kHz,PT-DPLL 带宽为 0.1mHz~10Hz(PT-DPLL 带宽需要小于 DPLL 带宽的 1/10);
· 每路 PLL 都可以作为时钟发生器,频率合成器,抖动衰减器,数控振荡器(DCO)或数字锁相环 DPLL;
· DPLL/PT-DPLL 支持 DCO 模式,满足 PTP(Precision Time Protocol)和 IEEE 1588 同步功能需求,调频精度 0.001ppb,调频范围不少于±200ppm;
· PT-DPLL 支持数字调相,调相精度<50ps,覆盖±0.5 个输入周期,该调相作用单路 PLL 的输出;
· 支持手动或者自动无中断输入切换,切换模式有 PBO 和 PSL 两种;
· 支持零延迟功能,输入输出相差≤±150ps;
· 支持 DPLL 和 DCO 通道之间贡献频率控制字的 Combo 模式用于简化 ITU-T G.8273.2 实现;
· 输出时钟· 支持 5 路单端差分输入和 3 路单端 GPIO 时钟作为任意一路 PLL 的输入跟踪源;
· 输入频率范围:1PPS~800MHz,其中两路支持 1.4GHz 差分输入;
· GPIO 输入时钟频率范围为 1PPS~150MHz;
· 支持 1 路差分晶体或者单端晶振时钟输入,频率范围 48MHz~66.6666MHz;
· 1 路 XO/TCXO/OCXO 单端时钟作为 PLL 的输入跟踪源,其频率范围为 1MHz~150MHz;
· 支持对任意 7 路输入相位测量和读取,测量精度<50ps;
· 支持 204B 输出以及对 FM/PWM 信号进行调制解调功能;
· 工作电压 3.3V,输入输出电压支持 1.8V 或 3.3V;
· 容 I2C 和 SPI 接口;
· 出色的电源噪声抑制 PSNR:-70dB;
· 工业温度范围:-40°C 至+85°C;
· 无铅(RoHS 6)封装;
· 72PIN WQFN 封装,尺寸是 10mm*10mm*0.9m |
AC8001订货指南.xlsx | 10.48KB | 下载 |
|